로그인
회원가입   사이트맵
    • 센터소개
      • 센터장 인사말 및 소개
      • 비전 및 목표
      • 조직안내
      • 참여교수 소개
      • 오시는 길
      • 시설
    • 센터운영
      • 센터 운영전략
      • 인재육성 방안
      • 공동연구 전략
    • 연구분야
      • 연구개요
      • 1세부 연구내용
      • 2세부 연구내용
      • 3세부 연구내용
      • 4세부 연구내용
    • 연구성과
      • 논문
      • 특허
      • 기술이전
      • 소프트웨어
      • 기술이전ㆍ지도 대상기술
    • 게시판
      • 센터활동
      • 자료실
      • 행사및세미나
  • 로그인
  • 회원가입
  • 사이트맵
  • 센터소개
    • 센터장 인사말 및 소개
    • 비전 및 목표
    • 조직안내
    • 참여교수 소개
    • 오시는 길
    • 시설
  • 센터운영
    • 센터 운영전략
    • 인재육성 방안
    • 공동연구 전략
  • 연구분야
    • 연구개요
    • 1세부 연구내용
    • 2세부 연구내용
    • 3세부 연구내용
    • 4세부 연구내용
  • 연구성과
    • 논문
    • 특허
    • 기술이전
    • 소프트웨어
    • 기술이전ㆍ지도 대상기술
  • 게시판
    • 센터활동
    • 자료실
    • 행사및세미나

연구성과

Pusan National University Blockchain Platform Research Center

  • 논문
  • 특허
  • 기술이전
  • 소프트웨어
  • 기술이전ㆍ지도 대상기술
기술이전ㆍ지도 대상기술
기술이전ㆍ지도 대상기술
Home / 기술이전ㆍ지도 대상기술
제목DTLS/TLS 보안 하드웨어 칩(DTLS/TLS Security Hardware Chip)
작성자infosec Level 10
첨부파일pusan_ac_kr_20201228_114520.jpg (6.1KB)

=  DTLS/TLS 보안 하드웨어 칩(부산대학교 블록체인플랫폼연구센터) =

    (DTLS/TLS Security Hardware Chip)

 

 - 기술 개요

   * 보안에 취약한 사물인터넷 디바이스에 장착함으로써 보안성 강화

   * 암호 및 인증을 위한 SoC HDL개발 연계로 다양한 보안기능 제공

   * 국내외 암호 표준을 만족하는 KCMVP검증을 위한 신뢰성 있는 SoC 설계



 - DTLS 보안 칩 구성도


   * 암호/인증 Soc 보안 모듈의 구성요소 중 보안 하드웨어 칩은 데이터의 입출력 및 전송을 위한 멀티

       인터페이스 컨트롤러, 명령어 분석 및 버스 제어를 위한 MCU, 암호화 및 인증을 담당하는 암호 코어로 구성



 - 주요기술 및 우수성/활용분야

   * 개발한 SoC HDL의 FPGA/ASIC화를 통한 IoT 디바이스 보안 수준 향상

   * 보안 기능이 없는 디바이스에 사용하여 보안성 제공 기능

   * 사물인터넷 디바이스 및 서비스 등 고부가가치 서비스 창출



 


이전SRAM PUF 하드웨어 칩(SRAM PUF Hardware Chip) infosec Level 102020-12-28
다음oneM2M 보안(oneM2M Security) infosec Level 102020-12-28
Powered by MangBoard | 워드프레스 쇼핑몰 망보드

  • 연구센터 소개
  • ㆍ개인정보처리방침
  • ㆍ오시는길
  • 부산대학교 블록체인 플랫폼 연구센터 주소 : (46241) 부산광역시 금정구 부산대학로63번길 2 (장전동) 전화 : 051-510-3927 팩스 : 051-510-6125
    copyright (C) PUSAN NATIONAL UNIVERSITY. all rights reserved.
부산대학교 바로가기 입학모집요강 바로가기 입학원서접수 바로가기